你的位置:首頁 > 互連技術 > 正文

去耦電容的接地腳應該在何處接地?

發(fā)布時間:2020-05-06 責任編輯:lina

【導讀】以前談到電源去耦,我警告過糟糕的去耦會增加放大器的失真。一位讀者問了一個有趣的問題,去耦電容的接地腳應該在哪里接地才能消除這個問題呢?這個問題升級到關于正確接地的技術。題目太大了,不過我也許能夠提供一些啟發(fā)性的例子。
 
以前談到電源去耦,我警告過糟糕的去耦會增加放大器的失真。一位讀者問了一個有趣的問題,去耦電容的接地腳應該在哪里接地才能消除這個問題呢?
這個問題升級到關于正確接地的技術。題目太大了,不過我也許能夠提供一些啟發(fā)性的例子。
 
Figure 1是反向放大電路與同相放大電路及其雜散接地寄生電阻和電感(用紅色標出)。節(jié)點A、B、C是理想地。但如果電流流過接地的寄生阻抗,這些節(jié)點將形成不同的電位。這些寄生的阻抗會使得對地失真電流影響到輸入信號。
 
讀者的問題是“去耦電容的接地端應該連在哪里”。這是重點。從運放電源腳流進的電流(也流經去耦電容)會引起失真,因為電流只提供了半個正弦波。如果失真(或其他干擾)電流流過一個脆弱的地節(jié)點,它會增加放大器的失真(或其他誤差)。
 
一個干擾或失真電流流進A節(jié)點直接影響了輸入信號的參考地,形成誤差。同樣地,對地電流注入節(jié)點B形成了一個輸入信號(在第一個電路中,加在反向輸入端上)。對地電流流過節(jié)點C直接形成一個輸出電壓的誤差。節(jié)點C也許不那么脆弱,因為誤差信號沒有經過放大器的放大。
 
去耦電容的接地腳應該在何處接地?
 
去耦電容應該連接在節(jié)點G上。因為即使在其對地電流的路徑上有額外的分布電阻,但在G上的電壓變化對關鍵節(jié)點的影響相同,所以不會注入新的誤差或失真。圖上的運放用單電源供電。運放的地連接(畫在三角形上方)也應該連在G上。一個雙電源運放電路會有另外對于負電源的去耦電容,同樣應該連在G上。
 
有一個方案可以建立一個具有上述節(jié)點G接地特性的電路板。規(guī)則很簡單——輸入端的地到電阻R1的線路應該是一條干凈的路徑,中間沒有其他的連接以免影響此路徑上的電流(如Figure 2所示)。然后,這個輸入地的線路可以連接到一個能滿足要求的阻抗更低的地或地平面。如果這個電路有增益,輸出誤差就沒那么關鍵,但你依舊想要用一條單獨的線路來將地引到輸出端。
 
去耦電容的接地腳應該在何處接地?
 
輸入地不應該通過輸入連接器連接到設備的機箱上。因為這會給其他對地線產生干擾的噪聲(例如交流主要地電流)提供可乘之機,將噪聲注入到干凈的地線上。一個簡單的博文不能覆蓋到全部與接地有關的”藝術”。有時候它像魔法,歐姆定律永遠都起作用。
 
關于對地電流的流向以及它們是如何影響電路的思考,總是一個好的開始。
(來源:EDN電子技術設計,作者:Bruce Trump 資深模擬工程師)
 
 
 
免責聲明:本文為轉載文章,轉載此文目的在于傳遞更多信息,版權歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權問題,請聯系小編進行處理。
 
 
推薦閱讀:
第十二屆廣州國際電線電纜及附件展覽會延期舉行
五張圖看懂EMI電磁干擾的傳播過程
更高性能,更高集成度的雷達系統開啟汽車虛擬之眼!
片上網絡(NoC)技術的發(fā)展及其給高端FPGA帶來的優(yōu)勢
RIGOL教你3分鐘玩轉示波器的伯德圖功能
要采購連接器么,點這里了解一下價格!
特別推薦
技術文章更多>>
技術白皮書下載更多>>
熱門搜索
?

關閉

?

關閉