你的位置:首頁 > 互連技術 > 正文

4種端接方法,教你完美解決信號端接困惑

發(fā)布時間:2019-10-18 責任編輯:wenwei

【導讀】時鐘信號衰減會增加抖動,因此對驅(qū)動器輸出的端接很重要。為了避免抖動和時鐘質(zhì)量降低的不利影響,需要使用恰當?shù)男盘柖私臃椒ā?/strong>
 
Z0是傳輸線的阻抗;
 
ZOUT 是驅(qū)動器的輸出阻抗,
 
ZIN 是接收器的輸入阻抗。
 
PS:這里僅顯示CMOS和PECL/LVPECL電路。
 
串行端接
 
實際上,因為阻抗會隨頻率動態(tài)變化,難以達到阻抗匹配,所以緩沖器輸出端可以省去電阻(R)。
 
4種端接方法,教你完美解決信號端接困惑
 
優(yōu)勢:
 
低功耗解決方案(沒有對地的吸電流)
 
很容易計算R的值 R (Z0 – ZOUT).
 
弱點:
 
上升/下降時間受RC電路的影響,增加抖動
 
只對低頻信號有效
 
備注:
 
CMOS驅(qū)動器
 
不適合高頻時鐘CMOS drivers信號
 
適合低頻時鐘信號和非常短的走線
 
下拉電阻
 
CMOS
 
4種端接方法,教你完美解決信號端接困惑
 
優(yōu)勢:非常簡單(R = Z0)
 
弱點:高功耗
 
備注:不推薦
 
LVPECL
 
4種端接方法,教你完美解決信號端接困惑
 
優(yōu)勢:
 
簡單的3電阻解決方案。
 
就節(jié)能而言稍好一點,相對于4電阻端接來說節(jié)省一個電阻。
 
備注:推薦。端接電阻盡可能靠近PECL接收器放置。
 
交流端接
 
CMOS
 
4種端接方法,教你完美解決信號端接困惑
 
優(yōu)勢:沒有直流功耗。
 
備注:為避免較高功耗,C應該很小,但也不能太小而導致吸電流。
 
LVPECL
 
4種端接方法,教你完美解決信號端接困惑
 
優(yōu)勢:交流耦合允許調(diào)整偏置電壓。避免電路兩端之間的能量流動。
 
弱點:交流耦合只推薦用于平衡信號(50%占空比的時鐘信號)。
 
備注:交流耦合電容的ESR值和容值應該很低。
 
電阻橋
 
CMOS
 
4種端接方法,教你完美解決信號端接困惑
 
優(yōu)勢:功耗實現(xiàn)合理的權衡取舍。
 
弱點:單端時鐘用兩個器件。
 
LVPECL
 
4種端接方法,教你完美解決信號端接困惑
 
弱點:差分輸出邏輯用4個外部器件。
 
備注:3.3V LVPECL驅(qū)動器廣泛應用端接。
 
 
推薦閱讀:
 
萬用表測試MOS管使用及更換總是很難?
光耦的參數(shù)的理解
Digi-Key將為在中國大陸、中國臺灣、印度和韓國舉辦的Microchip技術精英年會提供贊助
關于三極管的冷門小知識,你都知道嗎?
為什么直流電路能用坡印亭矢量
要采購緩沖器么,點這里了解一下價格!
特別推薦
技術文章更多>>
技術白皮書下載更多>>
熱門搜索
?

關閉

?

關閉