電子元件技術(shù)網(wǎng)logo
高速實(shí)時數(shù)字信號處理之ADC
高速實(shí)時數(shù)字信號處理硬件技術(shù)發(fā)展概述

在過去的幾年里,高速實(shí)時數(shù)字信號處理(DSP)技術(shù)取得了飛速的収展,目前單片DSP芯片的速度已經(jīng)可以達(dá)到每秒80億次定點(diǎn)運(yùn)算(8000MIPS);其高速度、可編程、小型化的特點(diǎn)將使信息處理技術(shù)迚入一個新紀(jì)元。一個完整的高速實(shí)時數(shù)字信號處理系統(tǒng)包括多種功能模塊,如DSP,ADC,DAC,RAM,F(xiàn)PGA,總線接口等技術(shù)。

本文的內(nèi)容主要是分析高速實(shí)時數(shù)字信號處理系統(tǒng)的特點(diǎn),構(gòu)成,収展過程和系統(tǒng)設(shè)計中的一些問題,幵對其中的主要功能模塊分別迚行了分析。最后文中介紹了一種采用自行開収的COTS產(chǎn)品快速構(gòu)建嵌入式幵行實(shí)時信號處理系統(tǒng)的設(shè)計方法。詳細(xì)閱讀>>

解析ADC的原理、測量方法及設(shè)計案例"title="解析ADC的原理、測量方法及設(shè)計案例" 解析ADC的原理、測量方法及設(shè)計案例

ADC,Analog-to-Digital Converter的縮寫,指模/數(shù)轉(zhuǎn)換器或者模擬/數(shù)字轉(zhuǎn)換器。是指將連續(xù)變量的模擬信號轉(zhuǎn)換為離散的數(shù)字信號的器件。真實(shí)世界的模擬信號,例如溫度、壓力、聲音或者圖像等,需要轉(zhuǎn)換成更容易儲存、處理和發(fā)射的數(shù)字形式。模/數(shù)轉(zhuǎn)換器可以實(shí)現(xiàn)這個功能,在各種不同的產(chǎn)品中都可以找到它的身影。

Σ-Δ型ADC拓?fù)浣Y(jié)構(gòu) 基本原理:第一部分

Σ-Δ型ADC拓?fù)浣Y(jié)構(gòu) 基本原理:第一部分

?

Σ-Δ型ADC是當(dāng)今信號采集和處理系統(tǒng)設(shè)計人員的工具箱中必不可少的基本器件。本文的目的是讓讀者對Σ-Δ型號ADC拓?fù)浣Y(jié)構(gòu)背后的根本原理有一個基本了解。本文探討了與ADC子系統(tǒng)設(shè)計相關(guān)的噪聲、帶寬、建立時間和所有其他關(guān)鍵參數(shù)之間的權(quán)衡分析示例,以便為精密數(shù)據(jù)采集電路設(shè)計人員提供背景信息。詳細(xì)閱讀>>

高速ADC的電源設(shè)計

高速ADC的電源設(shè)計

?

本技術(shù)文章將描述用于測量轉(zhuǎn)換器AC電源抑制性能的技術(shù),由此為轉(zhuǎn)換器電源噪聲靈敏度確立一個基準(zhǔn)。我們將對一個實(shí)際電源進(jìn)行的簡單噪聲分析,展示如何把這些數(shù)值應(yīng)用于設(shè)計當(dāng)中,以驗(yàn)證電源是否能滿足所選轉(zhuǎn)換器的要求??傊?,本文將描述一些簡單的指導(dǎo)方針,以便帶給用戶一些指導(dǎo),幫助其為高速轉(zhuǎn)換器設(shè)計電源。詳細(xì)閱讀>>

Σ-Δ型ADC拓?fù)浣Y(jié)構(gòu) 基本原理:第二部分

Σ-Δ型ADC拓?fù)浣Y(jié)構(gòu) 基本原理:第二部分

?

AD717x是市場上第一個提供真正24位無噪聲輸出的轉(zhuǎn)換器系列。AD717x器件可使對噪聲異常敏感的儀器儀表電路的動態(tài)范圍最大化,支持降低或消除信號調(diào)理級中的前置放大器增益。這些器件還能高速運(yùn)行,提供比以前更短的建立時間。由此可縮短控制環(huán)路對輸入激勵信號的響應(yīng)時間,或通過更快的每通道吞吐速率來提高轉(zhuǎn)換通道密度。詳細(xì)閱讀>>

數(shù)字接收機(jī)中高性能ADC和射頻器件的動態(tài)性能要求

數(shù)字接收機(jī)中高性能ADC和射頻器件的動態(tài)性能要求

?

基站系統(tǒng)(BTS)需要在符合各種不同標(biāo)準(zhǔn)的同時滿足信號鏈路的指標(biāo)要求。本文介紹了一些信號鏈路器件,例如:高動態(tài)性能ADC,可變增益放大器,混頻器和本振,詳細(xì)介紹了它們在典型的基站中的使用,能夠滿足基站系統(tǒng)對高動態(tài)性能、高截點(diǎn)性能和低噪聲的要求。詳細(xì)閱讀>>

超低抖動時鐘合成器的設(shè)計挑戰(zhàn)

?

超低抖動時鐘合成器的設(shè)計挑戰(zhàn)

該應(yīng)用筆記提出了超低抖動時鐘合成器的一種設(shè)計思路,其目標(biāo)是產(chǎn)生2GHz時鐘時,邊沿之間的抖動< 100fs。對于1GHz模擬輸出頻率,所產(chǎn)生的抖動信噪比SNR為:-20 × log(2 × π × f × tj) = -64dB。分析和仿真結(jié)果表明,要達(dá)到這一抖動指標(biāo),設(shè)計難度遠(yuǎn)遠(yuǎn)高于預(yù)期。關(guān)于元器件變量和折衷方案的討論為進(jìn)一步的研究提供了線索。詳細(xì)閱讀>>

高速模數(shù)轉(zhuǎn)換器(ADC)的INL/DNL測量

?

高速模數(shù)轉(zhuǎn)換器(ADC)的INL/DNL測量

盡管積分非線性和微分非線性不是高速、高動態(tài)性能數(shù)據(jù)轉(zhuǎn)換器最重要的參數(shù),但在高分辨率成像應(yīng)用中卻具有重要意義。本文簡要回顧了這兩個參數(shù)的定義,并給出了兩種不同但常用的測量高速模數(shù)轉(zhuǎn)換器(ADC)的INL/DNL的方法。詳細(xì)閱讀>>

高速ADC的動態(tài)性能和增益平坦度至關(guān)重要 高速ADC的動態(tài)性能和增益平坦度至關(guān)重要
正確選擇輸入網(wǎng)絡(luò),優(yōu)化高速ADC的動態(tài)性能和增益平坦度

正確選擇輸入網(wǎng)絡(luò),優(yōu)化高速ADC的動態(tài)性能和增益平坦度

?

對于較高IF的模/數(shù)轉(zhuǎn)換器(ADC),正確選擇板級元器件是滿足高動態(tài)性能和較寬增益平坦度的必要條件。本技術(shù)資料介紹了如何選擇輸入網(wǎng)絡(luò),借助寬帶變壓器、端接電阻和濾波電容,簡化單端到差分信號轉(zhuǎn)換的設(shè)計。詳細(xì)閱讀>>

副邊變壓器端接提升高速ADC的增益平坦度

副邊變壓器端接提升高速ADC的增益平坦度

?

本應(yīng)用筆記描述了變壓器原邊端接和副邊端接的區(qū)別,通常用于前置高速模/數(shù)轉(zhuǎn)換器的信號調(diào)理鏈路。還詳細(xì)說明了在較高中頻(IF)的應(yīng)用中,兩種端接對高速ADC增益平坦度和動態(tài)范圍的影響。 正確選擇輸入網(wǎng)絡(luò)元件對于高速ADC的驅(qū)動和輸入網(wǎng)絡(luò)的平衡至關(guān)重要。詳細(xì)閱讀>>

在高中頻ADC應(yīng)用中,如何改善增益平坦度而又不影響動態(tài)性能?

在高中頻ADC應(yīng)用中,如何改善增益平坦度而又不影響動態(tài)性能?

?

本文指導(dǎo)用戶選擇適當(dāng)?shù)淖儔浩?,用于高速?數(shù)轉(zhuǎn)換器前端的信號調(diào)理。闡述了如何合理選擇無源元件,在較寬的輸入頻率范圍內(nèi)改善增益的平坦度,而且不會犧牲ADC的動態(tài)特性。文中給出了變壓器原級和次級匹配的差別。詳細(xì)閱讀>>

隨著計算機(jī)技術(shù)、通信技術(shù)和微電子技術(shù)的高速發(fā)展,大大促進(jìn)了ADC技術(shù)的發(fā)展,ADC作為模擬量與數(shù)據(jù)量接口的關(guān)鍵部件,廣泛應(yīng)用于各領(lǐng)域,在信息技術(shù)中起著重要作用。其中高速ADC已成為決定諸如雷達(dá)、通信、電子對抗、航天航空、導(dǎo)彈、測控、地展、醫(yī)療、儀器儀表、圖象、高性能控制器及數(shù)字通信系統(tǒng)等現(xiàn)代化電子設(shè)備性能的重要環(huán)節(jié)。